전자 ​​및 회로 크레이지 슬롯

Examiner: Dr. Xiaoshan Zhu,xzhu@unr.edu

샘플 텍스트

크레이지 슬롯 주제는 활성 장치를 사용한 회로 분석의 첫 번째 코스를 위해 대부분의 텍스트에 포함됩니다. 적절한 텍스트의 예는 다음과 같습니다.

  • 전자 ​​회로 분석 및 설계, 4 판, D.A. Neamen, McGraw-Hill, 2009.
  • r. Jaeger and N. Blalock, Microelectronic Circuit Design, 2ndedition, McGraw-Hill, 2004

크레이지 슬롯 규칙

  1. 크레이지 슬롯 기간은 3 시간입니다.
  2. 크레이지 슬롯은 닫힌 책 (계산기를 사용할 수 있음)이고 방정식의 한 페이지가 허용됩니다.
  3. 학생은 5 ~ 7 개의 질문을 해결하도록 요청받습니다.

크레이지 슬롯 주제

크레이지 슬롯 질문은 다음 주제를 다룹니다.

  1. Thevenin/Norton, KVL, KCL
  2. 반도체 특성
  3. 다이오드 및 다이오드 회로
  4. 아날로그 동작에 중점을 둔 BJT 및 BJT 회로 (예 : CE, CB, CC 및 그 작은 신호 회로)
  5. 앰프 설계 및 분석 및 CMOS 디지털 회로 설계 및 분석 (예 : CS, CG, CD 및 소규모 신호 회로)을 모두 적용한 MOSFET 및 MOSFET 회로
  6. 차동 증폭기, 현재 소스 및 거울 및 출력 단계
  7. 활성 장치의 주파수 응답
  8. 피드백 이론
  9. 작동 증폭기 및 응용 프로그램 (예 : OP-AMP의 비 이상적인 매개 변수, 비 반전 또는 반전 작동 증폭기, Schmitt 트리거, 활성 필터, 비교기)
  10. 디지털 전자 장치의 기본 (예 : BJT 및 CMOS를 사용한 논리 게이트)